Toshiba представила матрицы транзисторов с ДМОП-драйвером с отрицательной логикой на 1,5 А
13 мая 2016 12:00 #38431
от ICT
ICT создал тему: Toshiba представила матрицы транзисторов с ДМОП-драйвером с отрицательной логикой на 1,5 А
Компания Toshiba Electronics Europe (TEE) — европейское подразделение по производству электронных компонентов корпорации — представила новое поколение матриц транзисторов. Устройства новых серий TBD62064A и TBD62308A имеют драйверы ДМОП-типа с отрицательной логикой, сообщили CNews в Toshiba. Устройства новых серий представляют собой матрицы транзисторов с драйвером с отрицательной логикой на 1,5 А и приходят на замену сериям матриц биполярных транзисторов TD62064A и TD62308A, которые нашли широкое применение в схемах управления двигателями, реле и драйверах светодиодов. Матрицы транзисторов новой серии TBD62xxxA выпускаются в тех же корпусах, с тем же расположением выводов и обеспечивают те же функциональные возможности, что и устройства прежней серии TD62xxxA, снижая при этом потери мощности примерно на 38%, отметили в компании. Такого снижения потерь мощности удалось достичь только за счет применения ДМОП-драйверов на выходе, поскольку в них отсутствует ток базы и допускается более высокая плотность тока на площади устройства, что позволяет снизить сопротивление в открытом состоянии, пояснили в Toshiba.
Устройства новых серий TBD62064A и TBD62308A Устройства новой серии имеют четыре канала с выходами на напряжение 50 В и ток 1,5 А, благодаря чему они могут использоваться для управления однополярными шаговыми электродвигателями постоянного напряжения. Для производства матриц используется современный технологический процесс BiCD с проектной нормой 130 нм. Устройства выпускаются в корпусах HSOP16, DIP16 и SSOP24. Ссылка на источник
Устройства новых серий TBD62064A и TBD62308A Устройства новой серии имеют четыре канала с выходами на напряжение 50 В и ток 1,5 А, благодаря чему они могут использоваться для управления однополярными шаговыми электродвигателями постоянного напряжения. Для производства матриц используется современный технологический процесс BiCD с проектной нормой 130 нм. Устройства выпускаются в корпусах HSOP16, DIP16 и SSOP24. Ссылка на источник
Пожалуйста Войти или Регистрация, чтобы присоединиться к беседе.